●Statička CMOS tehnologija visokih performansi
○25-ns Vrijeme ciklusa instrukcija (40 MHz)
○Performanse od 40 MIPS
○Dizajn male snage 3,3 V
●Zasnovan na TMS320C2xx DSP CPU Core-u
○Kod-kompatibilan sa F243/F241/C242
○Set instrukcija i modul kompatibilni sa F240
●Opcije uređaja za flash (LF) i ROM (LC).
LF240xA: LF2407A, LF2406A, LF2403A, LF2402A
LC240xA: LC2406A, LC2404A, LC2403A, LC2402A
●Memorija na čipu
○Do 32.000 riječi x 16 bita Flash EEPROM-a (4 sektora) ili ROM-a
○Programabilna funkcija "Code-Security" za Flash/ROM na čipu
○Do 2.5K riječi x 16 bita podatkovne/programske RAM memorije
◇544 riječi RAM-a s dvostrukim pristupom
◇Do 2K riječi RAM-a s jednim pristupom
●ROM za pokretanje (LF240xA uređaji)
○SCI/SPI bootloader
●Do dva modula za upravljanje događajima (EV) (EVA i EVB), svaki uključuje:
○Dva 16-bitna tajmera opšte namjene
○Osam 16-bitnih kanala pulsne širine (PWM) koji omogućavaju:
◇Trofazna kontrola invertera
◇Poravnanje po sredini ili ivici PWM kanala
◇Hitno isključivanje PWM kanala sa eksternim PDPINTx pinom
○Programabilni mrtvi pojas (mrtvo vrijeme) sprječava greške proboja
○Tri jedinice za snimanje za vremensko označavanje eksternih događaja
○Kvalifikator unosa za Select Pins
○Krug sučelja enkodera položaja na čipu
○Sinhronizirana A-to-D konverzija
○Dizajniran za AC indukciju, BLDC, komutiranu reluktanciju i kontrolu koračnog motora
○Primjenjivo za upravljanje više motora i/ili pretvarača
●Interfejs eksterne memorije (LF2407A)
○192K riječi x 16 bita ukupne memorije: 64K programa, 64K podataka, 64K I/O
●Watchdog (WD) modul tajmera
●10-bitni analogno-digitalni pretvarač (ADC)
○8 ili 16 multipleksiranih ulaznih kanala
○500 ns MIN vrijeme konverzije
○Odabirljivi dvostruki sekvenceri sa 8 stanja koje pokreću dva menadžera događaja
●Mreža kontrolera (CAN) 2.0B modul (LF2407A, 2406A, 2403A)
●Serijski komunikacijski interfejs (SCI)
●16-bitni serijski periferni interfejs (SPI) (LF2407A, 2406A, LC2404A, 2403A)
●Generacija takta zasnovana na fazno zaključanoj petlji (PLL).
●Do 40 individualno programabilnih, multipleksiranih ulazno/izlaznih pinova opšte namjene (GPIO)
●Do pet vanjskih prekida (zaštita pogona za napajanje, resetiranje, dva maskirana prekida)
●Upravljanje napajanjem:
○Tri režima isključivanja
○Mogućnost samostalnog isključivanja svake periferne jedinice
●Emulacija zasnovana na skeniranju u realnom vremenu, kompatibilna sa JTAG, IEEE standard 1149.1 (JTAG)
●Razvojni alati uključuju:
○Texas Instruments (TI) ANSI C kompajler, asembler/linker i Code Composer Studio™;Debugger
○Moduli evaluacije
○Samoemulacija zasnovana na skeniranju (XDS510™;)
○Široka podrška za digitalnu kontrolu motora treće strane
●Opcije paketa
○144-pinski LQFP PGE (LF2407A)
○100-pinski LQFP PZ (2406A, LC2404A)
○64-pinski TQFP PAG (LF2403A, LC2403A, LC2402A)
○64-pinski QFP PG (2402A)
●Proširene opcije temperature (A i S)
○A: –40°C do 85°C
○S: –40°C do 125°C
Code Composer Studio i XDS510 su zaštitni znakovi kompanije Texas Instruments.
Ostali zaštitni znakovi su vlasništvo njihovih vlasnika.
IEEE standard 1149.1-1990, IEEE standardni pristupni port za testiranje
TMS320C24x, TMS320C2000, TMS320 i C24x su zaštitni znaci kompanije Texas Instruments.
TMS320LF240xA i TMS320LC240xA uređaji, novi članovi TMS320C24x™;generacija digitalnih procesora signala (DSP) kontrolera, dio su TMS320C2000™;platforma fiksnih DSP-ova.240xA uređaji nude poboljšani TMS320™;DSP arhitektonski dizajn C2xx jezgre CPU-a za nisku cijenu, nisku potrošnju i mogućnosti obrade visokih performansi.Nekoliko naprednih perifernih uređaja, optimiziranih za digitalne aplikacije za kontrolu motora i pokreta, integrirano je kako bi se osigurao pravi DSP kontroler s jednim čipom.Dok je kod kompatibilan sa postojećim C24x™;DSP kontrolni uređaji, 240xA nudi povećane performanse obrade (40 MIPS) i viši nivo periferne integracije.Pogledajte odjeljak Sažetak uređaja TMS320x240xA za karakteristike specifične za uređaj.
Generacija 240xA nudi niz veličina memorije i različite periferije prilagođene da zadovolje specifične tačke cijene/performanse koje zahtijevaju različite aplikacije.Flash uređaji do 32.000 riječi nude isplativo reprogramabilno rješenje za masovnu proizvodnju.240xA uređaji nude funkciju "sigurnosti koda" zasnovanu na lozinki koja je korisna u sprečavanju neovlašćenog dupliciranja vlasničkog koda pohranjenog u Flash/ROM-u na čipu.Imajte na umu da uređaji zasnovani na Flash-u sadrže ROM za pokretanje od 256 riječi kako bi se olakšalo programiranje u krugu.Porodica 240xA takođe uključuje ROM uređaje koji su u potpunosti pin-to-pin kompatibilni sa svojim Flash kolegama.
Svi 240xA uređaji nude najmanje jedan modul za upravljanje događajima koji je optimiziran za digitalnu kontrolu motora i aplikacije za pretvaranje energije.Mogućnosti ovog modula uključuju generisanje PWM-a sa središtem i/ili ivicama, programabilnu mrtvu traku za sprečavanje grešaka u slučaju pucanja i sinhronizovanu analogno-digitalnu konverziju.Uređaji sa dvostrukim menadžerima događaja omogućavaju kontrolu više motora i/ili pretvarača sa jednim 240xA DSP kontrolerom.Odabrani EV pinovi su opremljeni "input-qualifier" krugom, koji minimizira nenamjerno okidanje pinova kvarovima.
10-bitni analogno-digitalni pretvarač visokih performansi (ADC) ima minimalno vrijeme konverzije od 375 ns i nudi do 16 kanala analognog ulaza.Mogućnost automatskog sekvenciranja ADC-a omogućava maksimalno 16 konverzija koje se odvijaju u jednoj sesiji konverzije bez ikakvih CPU-ovih troškova.
Serijski komunikacioni interfejs (SCI) je integrisan na svim uređajima kako bi se obezbedila asinhrona komunikacija sa drugim uređajima u sistemu.Za sisteme koji zahtevaju dodatne komunikacione interfejse, 2407A, 2406A, 2404A i 2403A nude 16-bitni sinhroni serijski periferni interfejs (SPI).2407A, 2406A i 2403A nude komunikacijski modul za mrežu kontrolera (CAN) koji zadovoljava 2.0B specifikacije.Da bi se maksimizirala fleksibilnost uređaja, funkcionalni pinovi se također mogu konfigurirati kao ulazi/izlazi opće namjene (GPIO).
Kako bi se pojednostavilo vrijeme razvoja, emulacija zasnovana na skeniranju usklađena sa JTAG je integrirana u sve uređaje.Ovo pruža nenametljive mogućnosti u realnom vremenu potrebne za otklanjanje grešaka u digitalnim kontrolnim sistemima.Kompletan skup alata za generisanje koda od C kompajlera do standardnog Code Composer Studio™;debugger podržava ovu porodicu.Brojni programeri trećih strana ne nude samo razvojne alate na nivou uređaja, već i podršku za dizajn i razvoj na nivou sistema.
1. Ko je osoblje u vašem odjelu za istraživanje i razvoj?Koje su vaše kvalifikacije?
- Direktor za istraživanje i razvoj: formulirati dugoročni plan istraživanja i razvoja kompanije i shvatiti pravac istraživanja i razvoja;Voditi i nadzirati odjel za istraživanje i razvoj za implementaciju strategije istraživanja i razvoja kompanije i godišnjeg plana istraživanja i razvoja;Kontrolisati napredak razvoja proizvoda i prilagoditi plan;Uspostavite odličan tim za istraživanje i razvoj proizvoda, tehničko osoblje za reviziju i obuku.
R & D menadžer: napraviti plan istraživanja i razvoja novog proizvoda i demonstrirati izvodljivost plana;Nadgledati i upravljati napretkom i kvalitetom istraživanja i razvoja;Istražite razvoj novih proizvoda i predložite efikasna rješenja prema zahtjevima kupaca u različitim oblastima
Osoblje za istraživanje i razvoj: prikupiti i razvrstati ključne podatke;Kompjutersko programiranje;Provođenje eksperimenata, ispitivanja i analiza;Priprema materijala i opreme za eksperimente, ispitivanja i analize;Zabilježite podatke mjerenja, napravite proračune i pripremite grafikone;Sprovesti statistička istraživanja
2. Koja je vaša ideja za istraživanje i razvoj proizvoda?
- Koncepcija proizvoda i odabir koncepta proizvoda i evaluacija Definicija proizvoda i plan projekta dizajn i razvoj testiranje i validacija proizvoda lansiranje na tržište